快速发布求购 登录 注册
行业资讯行业财报市场标准研发新品会议盘点政策本站速递

微电子所在铁电垂直环栅纳米器件研究方面取得进展

仪表研发 2021年12月03日 17:23:00来源:微电子研究所 18471
摘要铁电晶体管(FeFET)具有非易失性数据存储、纳秒级的编程/擦除速度、低功耗操作、超长的数据保存时间以及与CMOS工艺兼容等优点

  【仪表网 仪表研发】铁电晶体管(FeFET)具有非易失性数据存储、纳秒级的编程/擦除速度、低功耗操作、超长的数据保存时间以及与CMOS工艺兼容等优点,被认为是未来非易失存储器应用的候选器件。在5nm技术节点以下,由于器件栅长(小于18纳米)和铁电薄膜厚度(大约10纳米)相近,基于FinFET和水平环栅晶体管(GAAFET)的FeFET无法进一步微缩,而垂直环栅晶体管(VGAAFET)不受栅长的约束,同时在3D集成和布线上有明显优势,具有大幅增加集成度的潜力,因此更适合5纳米技术节点以下的FeFET结构。
 
  中国科学院微电子研究所集成电路先导工艺研发中心研究员朱慧珑团队利用自主研发的集成工艺,制造出了具有自对准栅极的铁电垂直环栅纳米晶体管(Fe-VSAFET),其中包括栅长为40纳米,沟道厚度为16纳米的纳米片和直径为30纳米的纳米线两类器件。该器件具有小于pA级的漏电,大于107的开关比,100ns级的编程/擦除速度和2.3V的最大存储窗口等优异的电学特性,并且制程工艺与主流CMOS兼容。
 
  该成果近日发表在IEEE Electron Device Letters上(DOI: 10.1109/LED.2021.3126771)。该研究得到中科院战略性先导科技专项预研项目和微电子所所长基金项目资助。

我要评论
文明上网,理性发言。(您还可以输入200个字符)

所有评论仅代表网友意见,与本站立场无关。

版权与免责声明
  • 凡本网注明"来源:仪表网"的所有作品,版权均属于仪表网,未经本网授权不得转载、摘编或利用其它方式使用上述作品。已经本网授权使用作品的,应在授权范围内使用,并注明"来源:仪表网"。违反上述声明者,本网将追究其相关法律责任。
  • 本网转载并注明自其它来源的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品来源,并自负版权等法律责任。
  • 如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
  • 合作、投稿、转载授权等相关事宜,请联系本网。联系电话:0571-87759945,QQ:1103027433。
广告招商
今日换一换
新发产品更多+

客服热线:0571-87759942

采购热线:0571-87759942

媒体合作:0571-87759945

  • 仪表站APP
  • 微信公众号
  • 仪表网小程序
  • 仪表网抖音号
Copyright ybzhan.cn    All Rights Reserved   法律顾问:浙江天册律师事务所 贾熙明律师   仪表网-仪器仪表行业“互联网+”服务平台
意见反馈
我知道了